

## RESEARCH

# 고성능 전해질 게이트 트랜지스터 응용을 위한 나노구조 유기물 반도체 박막 제조 연구

정해수<sup>1</sup>, 김채원<sup>1</sup>, 손법건<sup>2</sup>, 한윤기<sup>2</sup>, 백강준<sup>1,3\*</sup>

<sup>1</sup>국립부경대학교 스마트그린기술융합공학과, <sup>2</sup>국립부경대학교 나노융합공학과, <sup>3</sup>국립부경대학교 차세대반도체공학전공

## Nano-Structured Organic Semiconductor Thin-Films for High-Performance Electrolyte-Gated Transistors

Hae-Soo Jeong<sup>1</sup>, Chae-won Kim<sup>1</sup>, Beop Gun Son<sup>2</sup>, Yun Gi Han<sup>2</sup>, Kang-Jun Baeg<sup>1,3\*</sup>

<sup>1</sup>Department of Smart Green Technology Engineering, Pukyong National University, Busan, Korea <sup>2</sup>Department of Nanotechnology Engineering, Pukyong National University, Busan, Korea <sup>3</sup>Major of Semiconductor Engineering, Pukyong National University, Busan, Korea



## ABSTRACT

In this study, we present an innovative method for enhancing the performance of organic electrolyte-gated transistors (OEGTs) through the integration of nanostructures into their active layers. These nanostructures increase the surface area at the interface between the electrolyte and semiconductor, effectively boosting charge transport characteristics. Such structural enhancements also contribute to significant improvements in achieving high bias stability. The OEGT, characterized by high carrier mobility and low-voltage operation, opens up a new pathway for attaining high performance and low power consumption in flexible and wearable electronics. This research marks a significant step forward in the design and manufacturing of organic electronics, promising to substantially elevate the performance of future electronic devices.

Key Words: Organic semiconductors, Electrolyte-gated transistors, Nano-structure, Solid electrolyte Gate insulator



## 1. 서론

지난 30여년 동안 유기 박막 트랜지스터(organic thin-film transistors, OTFTs)는 유연/인쇄 전자기기 응 용을 위한 핵심 소자로 큰 관심을 끌며 가능성을 인정 받아 왔다[1-3]. 하지만, 금속 산화물 반도체나 화합물 반도체, 탄소나노튜브 등에 비해 상대적으로 낮은 성 능과 안전성 등으로 인해 응용 범위가 제한적이었다 [4]. 이러한 한계를 극복하기 위해 유기합성을 통한 고 이동도 유기물 반도체 소재 개발과 더불어 유전율이 높은 절연층이나 초박형 유전층의 사용 또는 전해질과 같이 비정전용량이 큰 게이팅(gating) 미디어를 사용하 여 전하 캐리어 밀도를 높여 성능을 향상시키고 구동 전압을 낮추기 위한 연구가 진행 중이다[5,6].

이러한 연구들 중 특히 주목받는 분야는 전해질을 유전체로 사용한 유기 전해질 게이트 트랜지스터 (organic electrolyte-gated transistors, OEGTs)이다. OEGTs는 전해질을 사용하여 이온의 이동에 의한 전 기적 이중충을 형성하여 높은 정전용량(capacitance)을 가진다. 이는 OEGTs에 저전압 구동, 저전력 소비, 높 은 트랜스컨덕턴스와 같은 이점을 제공한다. 이러한 특성 덕분에 OEGTs는 바이오센서, 웨어러블 디바이 스 등 다양한 소프트 전자 어플리케이션에 매우 적합 하다[6-9]. 또한, OEGTs 제작 시 유기물을 쉽게 용액 화하여 인쇄할 수 있으며, 다양한 인쇄/용액 공정의 이 점을 활용하여 저가 맞춤형 디자인과 대량 생산 모두 에 유용하게 사용할 수 있다. 이처럼 OEGTs는 기존 OTFT의 성능 한계를 극복하고, 그 응용 범위를 확장 하는 데 중요한 역할을 할 것으로 기대하고 있다 [10-12].

OEGTs는 기존의 OTFT와 마찬가지로 소스(source), 드레인(drain), 게이트(gate)로 이루어진 3단자 소자이 며, 소스와 드레인 전극 사이의 반도체 채널의 전도성 이 게이트에 인가되는 시그널에 의해 변화한다. 이때, 게이트 전극과 반도체 채널은 전해질과 직접적인 접촉 을 하게 되며, 게이트 전압의 극성에 따라 전해질 내의 양이온(cation) 또는 음이온(anion)이 전해질에서 반도 체 채널 쪽으로 이동하여 전하를 축적(enhancement mode)하거나 공핍(depletion mode)시켜 채널의 전도도 를 제어하게 된다. 따라서, 우수한 성능의 OEGTs를 구현하기 위해서는 나노미터 이하의 크기를 가지는 이 온들이 반도체-전해질, 전해질-게이트 전극 사이의 계 면에서 빠르고 높은 정전기적 상호작용을 유도하여야 하며, 이를 위해 다공성 나노구조의 반도체 채널 형성 을 통해 이온의 침투를 효과적으로 가능하게 하여 높 은 전류밀도를 유도할 수 있도록 할 필요가 있다.

본 연구에서는 나노구조의 유기물 반도체 채널의 형 성과 고체 전해질 게이트 절연체(solid-electrolyte gate insulator, SEGI)를 사용하여[13,14] 고성능 저전압 특 성의 OEGTs를 개발하는 연구를 수행하였다. 특히, 용 액공정을 통해 제작된 유기물 반도체 층의 상분리 특 성을 이용하여 나노 구조를 손쉽게 형성하였으며, 이 를 통해 전해질과 반도체 층의 접촉 면적을 넓히고 이 온의 원활한 이동을 통해 높은 전류밀도와 반복적인 구동 안정성을 확보하였다. 소스-드레인 전극 방향으 로 이방성을 가지는 나노 구조를 형성하여 전하 운송 경로를 최적화시키고 전하의 이동 특성을 개선할 수 있다[15-17]. 또한, 평탄한 필름 형태의 반도체층보다 표면적을 증가시켜 채널과 전해질 사이의 접촉 면적을 늘려 더 많은 전하가 유도되어 채널을 통과할 수 있게 함으로써 높은 트랜스컨덕턴스와 전류 용량을 얻을 수 있다. 결과적으로, 나노구조 채널을 가지는 OEGTs는 더 효과적으로 게이트 전압에 반응하여 전하 운송을 더 효율적으로 수행할 수 있다. 이러한 고성능 OEGTs 소자의 개발은 자유로운 형상을 가지며 유연한 전자기 기의 설계 및 제작에 있어 중요한 발전을 나타내며, 유 기물 반도체는 물론 유연/인쇄 전자공학 기술 분야에 서의 응용 가능성을 넓힐 것으로 기대한다.



## 2. 연구방법

#### 2.1. Materials

본 연구에서 OEGTs 소자 제작에 사용한 유기물 반 도체는 poly(3-hexylthiophene-2,5-diyl)(P3HT)이며 Brilliant Matters(Canada)에서 구매하여 추가적인 정제과정 없 이 사용하였다. 상분리를 통한 나노구조 반도체 채널 형성을 위해 P3HT와 poly(ethylene oxide)(PEO)(Sigma-Aldrich, USA)를 혼합하여 사용하였다. 또한, SEGI 제 조를 위해 불소계 고분자인 Poly(vinylidene fluorideco-hexafluoropropylene)(PVDF-HFP)는 Sigma-Aldrich (USA)에서, Poly(vinylidene fluoride-co-trifluoroethylene) (PVDF-TrFE) 및 Poly(vinylidene fluoride-trifluoroethylene-chlorotrifluoroethylene)(PVDF-TrFE-CTFE)는 Arkema(France)에서 각각 구매하여 사용하였다. PVDF-TrFE-CTFE는 두 가지 다른 비율(PVDF<sub>62.2</sub>-TrFE<sub>29.4</sub>-

#### CTFE<sub>8.4</sub> 및 PVDF<sub>61.7</sub>-TrFE<sub>7:28</sub>-CTFE<sub>10</sub>)로 구입하였다.

#### 2.2. Device Fabrication

본 연구에서 사용한 SEGI 제조는 이전의 발표된 논 문의 방식을 따라 진행하였다[14]. 2-butanone에 30 mg/mL로 용해시킨 PVDF-TrFE-CTFE와 PVDF-HFP 와 1-ethyl-3-methylimidazolium bis(trifluoromethylsulfonyl) imide[EMIM][TFSI]를 acetone에 1:4:7의 질량 비율로 용해시킨 Ion-gel을 24시간 동안 교반기에서 섞어주었다. 완전히 용해된 PVDF-TrFE-CTFE와 Iongel 두 용액을 각각 99:1 또는 98:2 비율로 혼합하여 2시간동안 교반기에서 섞어 SEGI 용액을 완성하였다. Fig. 1과 같이 top-gate/bottom-contact(TG/BC) 구조 의 OEGTs 소자를 제작하기 위해 우선 유리 기판 위에 포토리소그래피 공정을 통해 Au/Ni(15/4 nm)로 증착 된 채널 길이/넓이=10 µm/1 mm의 소스/드레인(S/D)



Fig. 1. (a) Schematics of fabrication process for the nano-structured P3HT active layer. (b) Chemical structures of ionic liquid [EMIM][TFSI], fluorinated polymer dielectrics (PVDF-TrFE-CTFE, PVDF-HFP, and PVDF-TrFE), and P3HT polymer semiconductor and PEO blend dielectric. (c) Device structure of the top-gate/bottom-contact organic electrolyte-gated transistor.



전극을 형성하였다. S/D 전극이 형성된 기판을 DI water, acetone, isopropanol에 각각 10분씩 순차적으로 세척 후 순환 건조기에 하룻동안 건조한 후 사용하였다.

나노 구조의 유기물 반도체 채널 형성을 위해 P3HT 와 PEO를 9:1, 8:2, 7:3, 6:4, 5:5 비율로 혼합하였다. 각각 10 mg/mL의 비율로 1,2-dichlorobenzene에 용해 시켜 사용하였으며, 혼합 용액을 2,000 rpm에서 스핀 코팅한 후, 150℃에서 1시간 동안 열처리하였다. 반도 체 필름이 코팅된 기판을 약 15분간 ethanol에 담가 PEO를 선택적으로 제거한 후, 80℃에서 30분간 열처 리를 통해 잔여 용매를 제거하였다.

나노구조의 반도체 채널의 패터닝을 위해 poly (methyl methacrylate)(PMMA) 보호막을 반도체 박막 위에 코팅하였다. 이를 위해 butyl acetate에 30 mg/mL 농도로 용해된 PMMA 용액을 2,000 rpm의 속도로 스 핀 코팅으로 도포한 후 80℃에서 1시간 동안 건조하였 다. 금속 섀도우 마스크를 이용하여 35 nm 두께의 알 루미늄(Al)을 증착하여 건식 식각 공정의 마스크로 사 용하였다. Reactive ion etching(RIE)으로 알루미늄 전 극이 증착되지 않은 영역의 PMMA와 P3HT를 선택적 으로 제거하여 반도체 채널에서 누설 전류를 일으키는 영역을 최소화하였다[18]. 이후 acetone에 담가 PMMA 와 Al을 lift-off하고, 80℃에서 30분 동안 열처리하여 잔여 용매를 완전히 제거했다. 이후 SEGI 용액을 2,000 rpm에서 스핀 코팅한 후, 80℃에서 1시간 동안 열처리하였다. 마지막으로 금속 섀도우 마스크를 이용 해 Au을 증착하여 트랜지스터의 액티브 영역 위에 게 이트 전극을 형성함으로써 OEGTs 소자를 최종적으로 완성하였다. 모든 과정은 질소 분위기의 글러브 박스 내에서 진행되었다.

#### 2.3. Device Characterization

제작된 OEGTs 소자는 질소 분위기의 글러브 박스 에서 반도체 측정장비 Keithley 4200-SCS를 이용하여

전기적 특성을 측정하였다. SEGI의 정전용량은 Keithley 4200에 설치된 CV measurement system을 통 해 측정하였으며, 이전에 발표된 논문과 큰 차이를 보 이지 않았다[14]. 형성된 나노 구조 표면은 Bruker의 Icon-PT-PLUSSPM 모델의 Scanning Probe Microscope 를 사용하여 확인했고, PEO의 제거 유무는 Kratos Analytical사의 AXIS SUPRA+ 모델의 X-ray Photoelectron Spectrometer를 이용해서 확인하였다.

## 3. 결과 및 고찰

활성층 영역의 나노 구조 형성을 확인하기 위해 atomic force microscopy(AFM) 분석을 통해 표면 특성 을 관찰하였다. Fig. 2에는 pristine 상태의 P3HT와 PEO 필름, 그리고 PEO 제거 전후의 AFM 이미지를 나타낸다. Pristine P3HT의 경우, 매끄러운 표면이 나 타내는 반면, PEO는 결정화에 의한 특정 패턴이 나타 난다. P3HT와 PEO를 혼합한 필름의 표면은 두 물질 이 상분리가 된 것을 알 수 있으며, 최종적으로 PEO를 완전히 제거한 후 P3HT 반도체만 남겨진 표면 형상을 살펴보면 나노 구조의 형성을 확인할 수 있다. 다음은 나노 구조 형성에서 X-ray Photoelectron Spectroscope (XPS)를 통해 박막 표면의 원소를 측정하여 PEO의 제 거 여부를 확인하였다. Fig. 2(e)는 산소의 조성을 나타 낸 그래프로 그래프가 차지하는 비율만큼 해당 원소가 존재하는 것을 의미한다[25]. P3HT+PEO 혼합 필름에 서만 산소의 조성이 측정되었으며, 나머지 pristine P3HT와 PEO를 제거한 필름에서는 산소가 검출되지 않았다. 또한, 탄소의 조성도 함께 확인하였는데 이를 원소의 비율로 치환하여 Fig. 2(f)에 나타냈다. pristine P3HT와 PEO 제거 후 필름의 탄소 대 산소비율이 유 사한 것을 알 수 있는데 이를 통해 PEO만 효과적으로 제거된 것을 확인할 수 있었다.

본 연구에서는 나노 구조의 형성에 영향을 미치는 다양한 변수들을 분석하고 최적의 조건을 도출하기 위



Fig. 2. Atomic force microscopy phase images of (a) Pristine P3HT, (b) PEO, (c) P3HT+PEO (7:3) blend before PEO selective removal, (d) nano-structurd P3HT after PEO removal (scale: 10 μm×10 μm). (e) XPS O1s spectra of Pristine P3HT, P3HT+PEO blend, and nano-structured (remove PEO) P3HT, (f) quantitative atomic concentration obtained via XPS analysis.

해 P3HT:PEO의 비율에 따른 영향을 먼저 수행하였 다. P3HT:PEO 비율을 10:0에서 5:5까지 다양하게 조 정하며 OEFT 소자를 제작함으로써 전기적 특성 변화 를 관찰하였다. 측정된 이동도(mobility)와 문턱전압 (threshold voltage, V<sub>T</sub>) 특성은 Fig. 3의 그래프에 나타 내었다. PEO의 비율이 7:3까지 증가함에 따라 전기적 성능이 향상되는 경향이 나타났다. 특히, 7:3 비율에서 는 가장 높은 전하 이동도를 보이며, 문턱전압이 낮고, 전류점멸비(ON/OFF 전류 비율)가 증가하여 전기적 특성 면에서 가장 우수한 성능을 보였다. P3HT와 PEO의 혼합에 의해 나노 구조의 채널이 형성되고 PEO가 P3HT의 결정화를 유도한 것으로 사료된다. 이 리한 낮은 문턱전압은 전력 소비를 줄이고, 높은 전하 이동도로 인해 빠른 스위칭 속도를 가능하게 한다



Fig. 3. Comparison of the charge carrier mobilities and the threshold voltage of OEGTs using P3HT+ PEO composite active layer with various blend ratios.

[19-21]. 하지만 비율이 6:4를 넘어가면서는 성능이 오 히려 감소하는 것으로 나타났다. PEO의 부도체 특성 으로 인해 이는 과도한 PEO 비율이 P3HT 채널 형성 을 어렵게 만드는 구조를 형성하기 때문이라고 해석된 다. 이를 확인하기 위해 6:4 비율에서의 필름 표면을 AFM으로 분석한 결과, 동일한 PEO 식각 시간에서 대 부분의 반도체 층에서 충분한 채널 형성이 이루어지지 않는 것을 관찰할 수 있었다. 이러한 구조적 특징이 전 류 흐름을 방해하며 전기적 성능에 부정적인 영향을 끼치는 것을 시사한다.

가장 우수한 성능의 OEGTs 소자를 제작하기 위해 최적의 SEGI 조성비를 조사하였다. -C-F 결합 효과 를 이용하기 위해 PVDF 기반의 고분자인 PVDF-HFP, PVDF-TrFE, PVDF<sub>62.2</sub>-TrFE<sub>29.4</sub>-CTFE<sub>8.4</sub>, PVDF<sub>61.7</sub>-TrFE7:28-CTFE10 네 가지 물질을 후보로 구성하였다 [13,14]. 이들 고분자를 적용한 SEGI을 사용하여 OEGTs 소자를 제작하고 각각의 전기적 특성, 바이어 스 안정성, 드레인 전압에 따른 hysteresis 변화를 측정 하였다. 추가적으로 SEGI에 사용된 다양한 불소계 고 분자의 화학구조와 그에 따른 전기적 특성 결과를 비 교하여 OEGT 소자의 transfer curve 측정 분석을 통해 PVDF<sub>61.7</sub>-TrFE<sub>7:28</sub>-CTFE<sub>10</sub>을 사용한 소자가 가장 우수 한 성능을 나타낸 것을 확인하였다. 또한 VD=-1.5 V, 에서 100번 반복 측정하여 나타낸 바이어스 안정성 테 스트 결과에서도 PVDF617-TrFE7-28-CTFE10는 ON-state 전류의 변화가 거의 나타나지 않고 hysteresis도 다른 고분자에 비해 상대적으로 작게 측정되었다. 이를 통해 PVDF<sub>61.7</sub> -TrFE<sub>7:28</sub>-CTFE<sub>10</sub>가 다른 고분자들에 비해 바 이어스 안정성이 있다는 것을 확인할 수 있었다. 본 연 구에서 PVDF-HFP와 PVDF-TrFE의 경우에는 transfer curve가 이동하고 hysteresis의 변화가 상대적으로 크 게 나타났다. 결론적으로 고성능 OEGTs 소자 제작을 위해 SEGI의 최적 성분비가 중요하며, 이온의 전도성 이 우수하고 효과적인 EDL 층 형성을 통해 높은 전류 밀도를 유도할 수 있는 PVDF<sub>61.7</sub>-TrFE<sub>7:28</sub>-CTFE<sub>10</sub>이 가 장 좋은 물질인 것으로 확인되었다.

P3HT 반도체 채널의 나노 구조 형성의 효과를 알아 보기 위해 pristine P3HT, P3HT와 PEO를 혼합한 소 자, PEO만 선택적으로 제거한 소자 세 가지 조건으로 OEGTs 소자 특성을 비교하였다. Fig. 4는 세 가지 조 건에서의 transfer curve를 측정한 것이며, 이를 통해 나노 구조가 형성된 후 pristine P3HT에 비해 확연히 개선된 성능을 보여주는 것을 확인할 수 있다. PEO를 선택적으로 제거하기 전 PEO+P3HT 혼합 상태의 소 자는 PEO에 의해 전하와 이온의 트랩이 발생하여 상 대적으로 낮은 드레인 전류와 넓은 hysteresis 등의 문 제가 발생하는 것으로 사료된다[19-21]. PEO의 절연 특성이나 P3HT 내 전하 캐리어 밀도 감소에 의한 전 도성 저하와 관련이 있을 것으로 추정된다[15,16]. PEO를 제거한 후에는 높은 드레인 전류와 on/off ratio, hysteresis가 거의 나타나지 않는 우수한 OEGTs 소자 성능을 보여준다.

Fig. 5는 P3HT+PEO 혼합 상태와 PEO를 제거한 후 나노 구조의 P3HT 활성층을 가지는 OEGT 소자의 바 이어스 안정성 테스트 결과를 보여준다. 우선, PEO가 제거되지 않은 소자는 bias 테스트에서 측정 cycle이 증가함에 따라 ON-state와 OFF-state의 전류가 모두 크게 증가하는 한다. 하지만, PEO가 제거된 나노 구조 의 P3HT 소자는 전류의 변동이 거의 관찰되지 않는 안정한 소자 특성을 구현할 수 있다. 드레인 전압의 증 가에 따른 transfer curve의 변화를 측정하기 위해 드레 인 전압(V<sub>d</sub>)을 −2.0V까지 증가시키면서 transfer curve 를 측정하였다. Va가 증가할 수록 두 소자 모두 문턱 전압이 양의 방향으로 이동하지만, PEO 제거한 후에 는 현저히 작아지는 것을 확인할 수 있다. 또한, PEO 제거 전 소자의 경우, ON-state current는 증가하는 반 면 OFF-state 전류가 감소되며, 전체적으로 ON/OFF 전류 비율이 낮아지는 현상이 관찰되었다. 이 결과는 나노 구조 형성 후 소자의 안정적인 작동이 이루어진 다는 것을 시사한다.





Fig. 4. Electrical characteristics of top-gated/bottom-contact OEGTs. (a-c) Transfer curves at  $V_d$ =-1 V and -1.5 V and (d-f) output plots of (a,d) Pristine P3HT, (b,e) P3HT+PEO blend (before removal of PEO), (c,f) nano-structured P3HT active layer after PEO removal.



Fig. 5. Bias stability test of (a,b) P3HT+PEO blend (before PEO removal) and (c,d) nano-structured P3H (remove PEO) & hysteresis change test depending on drain bias of (b) P3HT+PEO (not remove PEO) (d) P3HT+PEO (remove PEO).



## 4. 결론

본 연구는 상분리를 통한 손쉬운 용액공정을 통해 나노 구조의 유기물 반도체 채널을 형성하였다. 이를 통해 OEGT 소자의 고체전해질과 반도체 사이의 접촉 계면을 증가시켜 이온의 원활한 이동과 EDL 층의 효 과적인 유도를 도와 높은 전류밀도와 구동 안정성을 가지는 OEGT 소자를 제작하였다. P3HT와 PEO blend 를 이용한 나노 구조 형성이 트랜지스터의 전하 운반 및 전기적 성능 향상에 중대한 영향을 미친다는 것을 밝혀냈다. 이 나노 구조는 반도체와 전해질 사이 계면 의 표면적을 증가시켜 캐리어의 축적을 유도하고 전류 밀도를 증가시키며, 이를 통해 측정된 이동도를 향상 시키는 데 기여하였다. 또한, 고체 전해질 게이트 절연 체(SEGI)에 사용되는 불소계 고분자 유전체의 종류와 조성을 최적화하였으며, 활성층으로 사용되는 P3HT와 PEO의 다양한 혼합 비율에 따른 효과를 분석함으로써 최적의 OEGT 소자 성능을 달성하기 위한 이상적인 실험조건을 도출했다. 종합적으로, 본 연구는 유기물 반도체를 활용한 유연/인쇄 전자기기를 제조하고, 소 자의 성능을 효과적으로 향상시키는 방법을 제시하였 다. 나노 구조의 고분자 반도체 채널 형성과 SEGI 재 료의 최적 조합을 통해 저전압에서 구동되는 높은 성 능의 반도체 소자를 개발하고, 이를 synaptic 트랜지스 터나 바이오 센서 등의 응용 분야에 폭 넓게 사용할 수 있을 것으로 기대한다.

## 기호설명

OEGTs: Organic Electrolyte-Gated Transistors SEGI: Solid-state Electrolyte Gated Insulator AFM: Atomic Force Microscopy XPS: X-ray Photoelectron Spectroscopy

## ACKNOWLEDGEMENTS

#### Author Contributions

JHS, CK, BGS, YKH were involved in experiments, analysis, and discussion. JHS, BKJ drafted the manuscript. All authors read and approved the final manuscript.

#### Funding

This research was supported by the Nano Convergence Semiconductor Human Resource Program through the Korea Institute for Advancement of Technology (KIAT) funded by the Ministry of Education and Ministry of Trade, Industry and Energy (P0022194).

#### **Declarations of Competing Interests**

The authors declare that they have no competing interests.

#### REFERENCES

- Newman, C. R.; Frisbie, C. D.; da Silva Filho, D. A.; Brédas, J. L.; Ewbank, P. C.; Mann, K. R. Introduction to Organic Thin Film Transistors and Design of N-Channel Organic Semiconductors. Chem. Mater. 2004, 16 (23), 4436-4451.
- [2] Quinn, J. T.; Zhu, J.; Li, X.; Wang, J.; Li, Y. Recent Progress in the Development of N-Type Organic Semiconductors for Organic Field Effect Transistors. J. Mater. Chem. C. 2017, 5 (34), 8654-8681.
- [3] Facchetti, A. Semiconductors for Organic Transistors.

Mater. Today. 2007, 10 (3), 28-37.

- [4] Dimitrakopoulos, C. D.; Malenfant, P. R. Organic Thin Film Transistors for Large Area Electronics. Adv. Mater. 2002, 14 (2), 99-117.
- [5] Tate, J.; Rogers, J. A.; Jones, C. D.; Vyas, B.; Murphy, D. W.; Li, W. et al. Anodization and Microcontact Printing on Electroless Silver: Solution-Based Fabrication Procedures for Low-Voltage Electronic Systems with Organic Active Components. Langmuir, 2000, 16 (14), 6054-6060.
- [6] Huang, W.; Chen, J.; Wang, G.; Yao, Y.; Zhuang, X.; Pankow, R. M. et al. Dielectric Materials for Electrolyte Gated Transistor Applications. J. Mater. Chem. C. 2021, 9 (30), 9348-9376.
- [7] Kim, S. H.; Hong, K.; Xie, W.; Lee, K. H.; Zhang, S.; Lodge, T. P. et al. Electrolyte-Gated Transistors for Organic and Printed Electronics. Adv. Mater. 2013, 25 (13), 1822-1846.
- [8] Cho, J. H.; Lee, J.; Xia, Y. U.; Kim, B.; He, Y.; Renn, M. J. et al. Printable Ion-Gel Gate Dielectrics for Low-Voltage Polymer Thin-film Transistors on Plastic. Nat. Mater. 2008, 7(11), 900-906.
- [9] Kim, S. H.; Hong, K.; Lee, K. H.; Frisbie, C. D. Performance and Stability of Aerosol-Jet-Printed Electrolyte-Gated Transistors Based on Poly (3hexylthiophene). ACS Appl. Mater. Interfaces. 2013, 5 (14), 6580-6585.
- [10] He, Y.; Boswell, P. G.; Bühlmann, P.; Lodge, T.P. Ion Gels by Self-Assembly of A Triblock Copolymer in An Ionic liquid. J. Phys. Chem. B. 2007, 111 (18), 4645-4652.
- [11] He, Y.; Li, Z.; Simone, P.; Lodge, T. P. Self-Assembly of Block Copolymer Micelles in An Ionic Liquid. JACS. 2006, 128 (8), 2745-2750.

[12] Susan, M. A. B. H.; Kaneko, T.; Noda, A.; Watanabe, M. Ion Gels Prepared by in Situ Radical Polymerization of Vinyl Monomers in an Ionic Liquid and Their Characterization as Polymer Electrolytes. JACS. 2005, 127 (13), 4976-4983.

- [13] Nketia-Yawson, B.; Kang, S. J.; Tabi, G. D.; Perinot, A.; Caironi, M.; Facchetti, A. et al. Ultrahigh Mobility in Solution-Processed Solid-State Electrolyte-Gated Transistors. Adv. Mater. 2017, 29 (16), 1605685.
- [14] Nketia-Yawson, B.; Tabi, G. D.; Jo, J. W.; Noh, Y. Y. Solid-State Electrolyte Dielectrics Based on Exceptional High-k P (VDF-TrFE-CTFE) Terpolymer for High-Performance Field-Effect Transistors. Adv. Mater. Interfaces 2020, 7 (17), 2000842.
- [15] Hellmann, C.; Treat, N. D.; Scaccabarozzi, A. D.; Razzell Hollis, J.; Fleischli, F. D.; Bannock, J. H. et al. Solution Processing of Polymer Semiconductor: Insulator Blends—Tailored Optical Properties through Liquid–Liquid Phase Separation Control. J Polym Sci B Polym Phys. 2015, 53 (4), 304-310.
- [16] Kiefer, D.; Yu, L.; Fransson, E.; Gómez, A.; Primetzhofer, D.; Amassian, A. et al. A Solution-Doped Polymer Semiconductor: Insulator Blend for Thermoelectrics. Adv. Sci. 2017, 4 (1), 1600203.
- [17] Duong, D. T.; Walker, B.; Lin, J.; Kim, C.; Love, J.; Purushothaman, B. et al. Molecular Solubility and Hansen Solubility Parameters for the Analysis of Phase Separation in Bulk Heterojunctions. J Polym Sci B Polym Phys 2012, 50 (20), 1405-1413.
- [18] Baeg, K. J.; Khim, D.; Kim, D. Y.; Koo, J. B.;



You, I. K.; San Choi, W. et al. High Mobility Top-Gated Poly (3-hexylthiophene) Field-effect Transistors with High Work-function Pt electrodes. Thin Solid Films, 2010, 518 (14), 4024-4029.

- [19] Klauk, H.; Gundlach, D. J.; Jackson, T. N. Fast Organic Thin-Film Transistor Circuits. IEEE Electron Device Lett. 1999, 20 (6), 289-291.
- [20] Kraft, U.; Zschieschang, U.; Ante, F.; Kälblein, D.; Kamella, C.; Amsharov, K. et al. Fluoroalkylphosphonic Acid Self-Assembled Monolayer Gate Dielectrics for Threshold-Voltage Control in Low-Voltage Organic Thin-Film Transistors. J. Mater. Chem. 2010, 20(31), 6416-6418.
- [21] Cantatore. E.; Geuns. T. C. T.; Gelinck. G. H.; Veenendaal. E. van; Gruijthuijsen. A. F. A.; Schrijnemakers. L. et al. A 13.56-MHz RFID System Based on Organic Transponders. JSSC. 2007, 42, 84

- [22] Hellmann, C.; Paquin, F.; Treat, N. D.; Bruno, A.; Reynolds, L. X.; Haque, S. A. et al. Controlling the Interaction of Light with Polymer Semiconductors. Adv. Mater. 2013, 25 (35), 4906-4911.
- [23] Gargi, D.; Kline, R. J.; DeLongchamp, D. M.; Fischer, D. A.; Toney, M. F.; O'Connor, B. T. Charge Transport in Highly Face-on Poly (3hexylthiophene) Films. J. Phys. Chem. C. 2013, 117 (34), 17421-17428.
- [24] Chen, D.; Nakahara, A.; Wei, D.; Nordlund, D.; Russell, T. P. P3HT/PCBM Bulk Heterojunction Organic Photovoltaics: Correlating Efficiency and Morphology. Nano Lett. 2011, 11 (2), 561-567.
- [25] Park, S.; Choi, S.; Lee, H.; Lee, J.; Woo, Y.; Jung, Y. J. et al. Impact of Gamma-ray Irradiation on the Electronic Structures of PCBM and P3HT Organic Semiconductor Films. Polym. Degrad. Stab. 2021, 186, 109518.